首頁 資訊 > 創(chuàng)新 > 正文

每日熱議!Agile Analog 推出新的數(shù)字標準元件庫


【資料圖】

Agile Analog,模擬IP創(chuàng)新者,推出了其數(shù)字標準元件庫(DSCL)。它提供了一個全面的數(shù)字元件庫,使設計人員能夠實現(xiàn)控制混合信號解決方案中模擬模塊所需的數(shù)字電路。新的數(shù)字庫可用于厚氧化物的電池,操作于核心電壓域以上以及最大限度地減少泄漏,即使在FINFET技術中,也允許在不同的工藝節(jié)點之間輕松遷移

AND-OR

Agile Analog首席執(zhí)行官Barry Paterson解釋說:“Agile DSCL的開發(fā)使我們的客戶能夠在模擬領域中嵌入數(shù)字功能。這些數(shù)字單元將在模擬電壓域內工作,從而避免了過多的電平偏移到核心域,并使數(shù)字控制能夠緊密耦合到模擬IP。DSCL已被開發(fā)為與過程無關,因此可用于與我們的模擬IP相同的過程。該庫通過提供所有必需的視圖,完全支持行業(yè)標準的數(shù)字設計方法。我們的模擬數(shù)字單元庫已成功用于客戶設計,以支持物聯(lián)網(wǎng)等應用的低功耗、始終在線的解決方案。

DSCL IP 模塊可針對低功耗、超低泄漏、高密度或高速應用進行優(yōu)化。有通道長度和各種軌道高度的選項,為設計人員提供靈活性。對于特定的設計目標,如低功耗設計,有一個特殊的電源管理庫。該庫可以針對其他PPA目標進行優(yōu)化,以確??蛻魹槠鋺锰峁┳罴呀鉀Q方案。 還可以在定制的PVT角生成模型。該庫具有一流的驗證,并經(jīng)過 DFM 優(yōu)化。

Composa

傳統(tǒng)上,模擬IP模塊必須針對每種應用和工藝技術進行手動重新設計,但Agile Analog 具有自動生成模擬IP的獨特方式,以完全滿足客戶的規(guī)格和工藝技術。它被稱為Composa,它使用公司Composa庫中經(jīng)過試驗和測試的模擬IP電路。實際上,數(shù)字IP的 “一次設計,多次重用” 的模式現(xiàn)在首次應用于模擬IP。由于Composa庫中的模擬IP電路已在以前的設計中進行了廣泛的測試和使用,并且每次生成時都經(jīng)過全面驗證,因此這為數(shù)字IP世界的“硅驗證”提供了類似的保證。所有主要代工廠都得到支持,包括TSMC,GlobalFoundries,Samsung Foundry和SMIC以及其他IC代工廠和制造商。

關于 Agile Analog 公司

每個設計的模擬IP需要不同。這就是為什么Agile Analog 創(chuàng)造了一種新的做事方式,由業(yè)內一些最優(yōu)秀的人才構思。我們提供廣泛的模擬IP,可根據(jù)您的需求快速定制,具有更高的質量,適用于任何半導體工藝。請通過 www.agileanalog.com 與我們聯(lián)系以了解更多信息。

關鍵詞: 解決方案 工藝技術 設計人員 設計目標 數(shù)字電路

最近更新

關于本站 管理團隊 版權申明 網(wǎng)站地圖 聯(lián)系合作 招聘信息

Copyright © 2005-2018 創(chuàng)投網(wǎng) - 670818.com All rights reserved
聯(lián)系我們:39 60 29 14 2@qq.com
皖ICP備2022009963號-3